CN104156241A - 处理器微程序的初始化配置方法及系统 - Google Patents

处理器微程序的初始化配置方法及系统 Download PDF

Info

Publication number
CN104156241A
CN104156241A CN201410370611.5A CN201410370611A CN104156241A CN 104156241 A CN104156241 A CN 104156241A CN 201410370611 A CN201410370611 A CN 201410370611A CN 104156241 A CN104156241 A CN 104156241A
Authority
CN
China
Prior art keywords
microprogram
processor
bios
module
macro instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410370611.5A
Other languages
English (en)
Other versions
CN104156241B (zh
Inventor
张义伟
阮航
朱钟琦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Lingjiu Microelectronics Co ltd
709th Research Institute of CSSC
Original Assignee
709th Research Institute of CSIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 709th Research Institute of CSIC filed Critical 709th Research Institute of CSIC
Priority to CN201410370611.5A priority Critical patent/CN104156241B/zh
Publication of CN104156241A publication Critical patent/CN104156241A/zh
Application granted granted Critical
Publication of CN104156241B publication Critical patent/CN104156241B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明公开了一种处理器微程序的初始化配置方法,包括:S1、对片上系统进行上电复位;S2、微程序控制模块将微程序ROM中的微程序内容搬移到微程序RAM中,保持处理器的复位状态;S3、在所述微程序内容搬移完成后,启动处理器的正常功能。本发明通过将微程序存储在芯片内部的ROM中,并通过微程序控制模块将微程序ROM中的微程序内容搬移到微程序RAM中,在所述微程序内容搬移完成后,启动处理器的正常功能,微程序放在微程序RAM中,运行的频率高于片外的ROM,而且不需要额外使用片外ROM存储设备,节约了外围电路的设计成本。本发明还公开了一种处理器微程序的初始化配置系统。

Description

处理器微程序的初始化配置方法及系统
 
技术领域
本发明涉及芯片设计技术领域,尤其涉及一种处理器微程序的初始化配置方法及系统。
 
背景技术
CISC(复杂指令集计算机)系统,例如x86系统中,处理器内部将较复杂的机器指令译码,分成多个微指令按次序执行。一条机器指令对应一个微程序,这个微程序是由若干条微指令构成的。所有的微程序以一定格式存放在处理器内部的ROM(只读存储器)中,这样的ROM被称为微程序ROM。处理器执行一条宏指令时,根据译码出来的指令,找到微程序ROM的入口地址,并从微程序ROM中读取内容,送指令执行模块执行。
在ASIC芯片设计中,一旦芯片生产完成,片内ROM就无法修改。芯片生产完成后,片内ROM的设计错误,往往是致命的,有可能直接导致芯片的流片失败。
为了在芯片设计中确保微程序ROM数据的正确性,提高流片的成功率,较优的做法是实现微程序ROM在流片之后的可修改性。目前这方面的做法一般有两种:片外ROM存放微指令数据;片内预留未用的ROM单元,采用电熔丝的方法进行一次性编程。
使用片外ROM存放处理器微程序内容,可使微程序内容与芯片分开设计,有利于微程序的随时修改和更新。但随之带来的弊端是,处理器芯片需要搭配相应的片外ROM存储设备才能正常使用。此法带来成本增加的同时,还使通用扩展性大大降低。此外,片外ROM的访问速度慢,也会制约处理器和整个片上系统的速度。
 
发明内容
有鉴于此,有必要提供一种不需要额外的片外ROM,并具有较高的微程序访问速度的处理器微程序的初始化配置方法及系统。
一种处理器微程序的初始化配置方法,其特征在于,其包括如下步骤:
S1、对片上系统进行上电复位;
S2、微程序控制模块将微程序ROM中的微程序内容搬移到微程序RAM中,保持处理器的复位状态;
S3、在所述微程序内容搬移完成后,启动处理器的正常功能。
一种处理器微程序的初始化配置系统,其特征在于,其包括如下模块:
复位模块,用于对片上系统进行上电复位;
程序搬运模块,用于通过微程序控制模块将微程序ROM中的微程序内容搬移到微程序RAM中,保持处理器的复位状态;
处理器启动模块,用于在所述微程序内容搬移完成后,启动处理器的正常功能。
本发明提供的处理器微程序的初始化配置方法及系统,通过将微程序存储在芯片内部的ROM中,并通过微程序控制模块将微程序ROM中的微程序内容搬移到微程序RAM中,在所述微程序内容搬移完成后,启动处理器的正常功能,微程序放在微程序RAM中,运行的频率高于片外的ROM,而且不需要额外使用片外ROM存储设备,节约外围电路的设计成本。
 
附图说明
图1是本发明实施例的芯片结构示意图;
图2是本发明一较佳实施例的处理器微程序的初始化配置方法流程图;
图3是图2中步骤S2的子流程图;
图4是本发明另一较佳实施例的处理器微程序的初始化配置方法流程图;
图5是本发明一较佳实施例的处理器微程序的初始化配置系统的结构框图;
图6是图5中修改模块的子结构框图;
图7是本发明另一较佳实施例的处理器微程序的初始化配置系统的结构框图。
 
具体实施方式
图1是本发明实施例的芯片结构示意图,包括处理器1,微程序控制模块2,微程序RAM3,微程序ROM4。
所述处理器1,具备一般处理器的所有功能,在指令执行时,可以将一条指令分解成若干条微指令,并从微程序RAM3中读取内容执行。特别地,处理器1还能向微程序控制模块2发送改写微程序RAM3中微程序的特殊指令序列。
所述微程序控制模块2,用于接收处理器1的特殊指令,改写微程序RAM3中相应内容。另一方面,微程序控制模块2接收全局复位信号,完成微程序数据从微程序ROM4到微程序RAM3的搬移。完成微程序的搬移后,向处理器1复位,启动处理器1。
所述微程序RAM3,位于芯片内部,用于存放处理器1正常运行时的微程序,内容可修改。处理器1读取微程序RAM3中的微程序内容进行微指令操作;微程序控制模块2可以通过处理器1发出的特殊指令对微程序RAM3内容进行改写。
所述微程序ROM4,位于芯片内部,存放固化的微程序代码,内容不能修改。可以实现处理器1的正常运行。
如图2所示,一种处理器微程序的初始化配置方法,其包括如下步骤:
S1、对片上系统进行上电复位。
片上系统(SoC:System-on-a-chip)指的是在芯片上集成一个完整的系统,对所有或部分必要的电子电路进行包分组的技术。所谓完整的系统一般包括中央处理器1、存储器、以及外围电路等。
S2、微程序控制模块2将微程序ROM4中的微程序内容搬移到微程序RAM3中,保持处理器1的复位状态。
微程序是实现程序的一种手段,具体就是将一条机器指令编写成一段微程序。每一个微程序包含若干条微指令,每一条微指令对应一条或多条微操作。在有微程序的系统中,处理器1内部有一个控制存储器,用于存放各种机器指令对应的微程序段。当处理器1执行机器指令时,会在控制存储器里寻找与该机器指令对应的微程序,取出相应的微指令来控制执行各个微操作,从而完成该程序语句的功能。
ROM是只读内存(Read-Only Memory)的简称,是一种只能读出事先所存数据的固态半导体存储器。其特性是一旦储存资料就无法再将之改变或删除。通常用在不需经常变更资料的电子或电脑系统中,并且资料不会因为电源关闭而消失。
随机存取存储器(random access memory,RAM)又称作“随机存储器”,是与处理器1直接交换数据的内部存储器。它可以随时读写,而且速度很快,通常作为操作系统或其他正在运行中的程序的临时数据存储媒介。存储单元的内容可按需随意取出或存入,且存取的速度与存储单元的位置无关的存储器。
保持处理器1的复位状态,是为了使得处理器1不工作。
S3、在所述微程序内容搬移完成后,启动处理器1的正常功能。
本发明实施例中,在将微程序从片内的微程序ROM4搬移到微程序RAM3的搬移过程中,处理器1一直处于复位状态,而不会启动。搬移完成后,微程序控制模块2再向处理器1发出复位控制信号,此时处理器1使用微程序RAM3中数据执行微程序。如果微程序ROM4中的微程序的内容正确,处理器1就可以正常工作。
本发明实施例提供的处理器微程序的初始化配置方法中,通过将微程序存储在芯片内部的微程序ROM4中,并通过微程序控制模块2将微程序ROM4中的微程序内容搬移到微程序RAM3中。在所述微程序内容搬移完成后,启动处理器1的正常功能,微程序放在微程序RAM3中,运行的频率高于片外的ROM。而且不需要额外使用片外ROM存储设备,节约了芯片的设计资源,降低了成本。
如图2所示,本发明实施例的处理器微程序的初始化配置方法还可以包括以下步骤:
S4、对微程序RAM3中的微程序内容进行修改。
现在的通过片内预留未用的ROM单元的处理器微程序的初始化配置方法,若要修改微程序内容,使用电熔丝编程(efuse)的方法可以一次性编程这些预留ROM的值。但以上方法存在以下弊端:预留efuse的ROM单元不能太大;efuse ROM只能写一次。此法用来修改微程序,灵活性不大。实施本实施例,可以达到用户随时修改和升级微程序内容的目的。
可选地,如图3所示,所述步骤S4包括如下子步骤:
S21、处理器1向微程序控制模块2发送一组使能微程序RAM3写操作的宏指令组UPG_WREN。
默认的,通过微程序控制模块2的微程序RAM3的写操作是被禁止的,必须先执行UPG_WREN,微程序RAM3中的数据才可以被改写。
S22、处理器1向微程序控制模块2发送含有地址信息的宏指令组UPG_WRA,输入需要修改的微程序RAM3的地址。
S23、处理器1向微程序控制模块2发送宏指令组UPG_WRD,输入需要写入该地址的数据。
通过步骤S22和步骤S23,就完成了微程序RAM3的一个地址的数据写操作,该次写操作的地址和数据信息分别在UPG_WRA和UPG_WRD中由处理器1发送,并被微程序控制模块2获取。
S24、重复执行所述步骤S22、S23直至完成所有的微程序内容修改。
如果要修改位于其它地址的微程序数据,只需要重复发送相应的带地址和数据参数的宏指令UPG_WRA和UPG_WRD即可。
S25、处理器1向微程序控制模块2发送取消写微程序RAM3的功能的宏指令组UPG_WRDIS。
可选地,所述宏指令UPG_WREN、宏指令组UPG_WRA、宏指令组UPG_WRD、宏指令组UPG_WRDIS分别由一条或多条处理器保留指令构成。
因为这些保留指令是正常程序不会使用到的,从而可以确保处理器1正常操作时不会误操作微程序RAM3中的数据。
可选地,如图4所示,本发明实施例的处理器微程序的初始化配置方法还可以包括如下步骤:
S0、在所述步骤1之前,在微程序ROM4中加入一定量的错误微程序,所述错误微程序在不影响处理器1对微程序控制模块2的操作同时,使得处理器1无法进行其他操作。
芯片在生产时,可以人为地在固化的在微程序ROM4的关键位置加入一些错误,这些错误不能影响处理器1对微程序控制模块2的操作,但要保证足以使处理器1不能正常工作。如果不进行微指令修改操作,处理器1和整个片上系统处于死机状态。复位时,处理器1和微程序控制模块2按图2所示的所述微程序的初始化配置流程对微程序RAM3进行初始化。
S5、在所述步骤S2之后和S3之前,运行基本输入输出系统BIOS,并反馈运行结果,根据反馈的运行结果判断BIOS是否为经过可信认证的BIOS。
S6、如果BIOS不是经过可信认证的BIOS,则BIOS开始位置不存在修改错误微程序数据的程序,处理器1无法正常运行并结束整个初始化配置流程;如果BIOS为经过可信认证的BIOS,根据BIOS开始位置的修改微程序数据的程序来纠正错误微程序,并跳转到步骤S3。
由于微程序ROM4中有一些错误,处理器1运行普通BIOS或未经认证的BIOS时,会出现未知的异常和错误。经过可信认证的BIOS,其最开始会有纠正微程序错误的特殊指令操作,按照实施例中S7的步骤,将错误位置的微程序全部修改回来。
只有经过纠正的微程序数据才能使处理器1正常启动。实施本实施例,可以利用纠错微程序的方法,防止BIOS被人为篡改。
如图5所示,本发明实施例还提供一种处理器微程序的初始化配置系统,其包括如下模块:
复位模块10,用于对片上系统进行上电复位。
程序搬运模块20,用于通过微程序控制模块2将微程序ROM4中的微程序内容搬移到微程序RAM3中,保持处理器1的复位状态,使处理器1不工作。
处理器启动模块30,用于在所述微程序内容搬移完成后,启动处理器1的正常功能。
可选地,如图5所示,本发明实施例的处理器微程序的初始化配置系统还可以包括以下模块:
修改模块40,用于对微程序RAM3中的微程序内容进行修改。
可选地,如图6所示,所述修改模块40包括如下单元:
使能单元41,用于通过处理器1向微程序控制模块2发送一组使能微程序RAM3写操作的宏指令组UPG_WREN。
地址修改单元42,用于通过处理器1向微程序控制模块2发送含有地址信息的宏指令组UPG_WRA,输入需要修改的微程序RAM3的地址。
数据写入单元43,用于通过处理器1向微程序控制模块2发送宏指令组UPG_WRD,输入需要写入该地址的数据。
迭代单元44,用于重复启动地址修改单元42、数据写入单元43的功能直至完成所有的微程序内容修改。
使能关闭单元45,用于通过处理器1向微程序控制模块2发送取消写微程序RAM3的功能的宏指令组UPG_WRDIS。
可选地,所述宏指令UPG_WREN、宏指令组UPG_WRA、宏指令组UPG_WRD、宏指令组UPG_WRDIS分别由一条或多条处理器保留指令构成。
可选地,如图7所示,本发明实施例的处理器微程序的初始化配置系统还可以包括以下模块:
错误配置模块00,用于在启动复位模块10之前,在微程序ROM4中加入一定量的错误微程序,所述错误微程序在不影响处理器1对微程序控制模块2的操作同时,使得处理器1无法进行其他操作。
BIOS判断模块50,用在启动程序搬运模块20功能之后,启动处理器1启动模块30功能之前,运行基本输入输出系统BIOS,并反馈运行结果,根据反馈的运行结果判断BIOS是否为经过可信认证的BIOS。
错误修正模块60,用于在BIOS不是经过可信认证的BIOS时,BIOS开始位置不存在修改错误微程序数据的程序,处理器1无法正常运行,用于结束初始化配置;并用于在BIOS为经过可信认证的BIOS时,根据BIOS开始位置的修改微程序数据的程序来纠正错误微程序,并启动处理器启动模块30的功能。
以上装置实施例与方法实施例是一一对应的,装置实施例简略之处,参见方法实施例即可。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能性一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应超过本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机储存器、内存、只读存储器、电可编程ROM、电可檫除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其他形式的存储介质中。
上面结合附图对本发明的实施例进行了描述,但是本发明并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本发明的启示下,在不脱离本发明宗旨和权利要求所保护的范围情况下,还可做出很多形式,这些均属于本发明的保护之内。

Claims (10)

1.一种处理器微程序的初始化配置方法,其特征在于,其包括如下步骤:
S1、对片上系统进行上电复位;
S2、微程序控制模块将微程序ROM中的微程序内容搬移到微程序RAM中,保持处理器的复位状态;
S3、在所述微程序内容搬移完成后,启动处理器的正常功能。
2.根据权利要求1所述的处理器微程序的初始化配置方法,其特征在于,处理器微程序的初始化配置方法还包括以下步骤:
S4、对微程序RAM中的微程序内容进行修改。
3.根据权利要求2所述的处理器微程序的初始化配置方法,其特征在于,所述步骤S4包括如下子步骤:
S21、处理器向微程序控制模块发送一组使能微程序RAM写操作的宏指令组UPG_WREN;
S22、处理器向微程序控制模块发送含有地址信息的宏指令组UPG_WRA,输入需要修改的微程序RAM的地址;
S23、处理器向微程序控制模块发送宏指令组UPG_WRD,输入需要写入该地址的数据;
S24、重复执行所述步骤S22、S23直至完成所有的微程序内容修改;
S25、处理器向微程序控制模块发送取消写微程序RAM的功能的宏指令组UPG_WRDIS。
4.根据权利要求3所述的处理器微程序的初始化配置方法,其特征在于,
所述宏指令UPG_WREN、宏指令组UPG_WRA、宏指令组UPG_WRD、宏指令组UPG_WRDIS分别由一条或多条处理器保留指令构成。
5.根据权利要求4所述的处理器微程序的初始化配置方法,其特征在于,其还包括如下步骤:
S0、在所述步骤1之前,在微程序ROM中加入一定量的错误微程序,所述错误微程序在不影响处理器对微程序控制模块的操作同时,使得处理器无法进行其他操作;
S5、在所述步骤S2之后和S3之前,运行基本输入输出系统BIOS,并反馈运行结果,根据反馈的运行结果判断BIOS是否为经过可信认证的BIOS;
S6、如果BIOS不是经过可信认证的BIOS,则BIOS开始位置不存在修改错误微程序数据的程序,处理器无法正常运行并结束整个初始化配置流程;如果BIOS为经过可信认证的BIOS,根据BIOS开始位置的修改微程序数据的程序来纠正错误微程序,并跳转到步骤S3。
6.一种处理器微程序的初始化配置系统,其特征在于,其包括如下模块:
复位模块,用于对片上系统进行上电复位;
程序搬运模块,用于通过微程序控制模块将微程序ROM中的微程序内容搬移到微程序RAM中,保持处理器的复位状态;
处理器启动模块,用于在所述微程序内容搬移完成后,启动处理器的正常功能。
7.根据权利要求6所述的处理器微程序的初始化配置系统,其特征在于,处理器微程序的初始化配置系统还包括以下模块:
修改模块,用于对微程序RAM中的微程序内容进行修改。
8.根据权利要求7所述的处理器微程序的初始化配置系统,其特征在于,所述修改模块包括如下单元:
使能单元,用于通过处理器向微程序控制模块发送一组使能微程序RAM写操作的宏指令组UPG_WREN;
地址修改单元,用于处理器向微程序控制模块发送含有地址信息的宏指令组UPG_WRA,输入需要修改的微程序RAM的地址;
数据写入单元,用于通过处理器向微程序控制模块发送宏指令组UPG_WRD,输入需要写入该地址的数据;
迭代单元,用于重复启动地址修改单元、数据写入单元的功能直至完成所有的微程序内容修改;
使能关闭单元,用于通过处理器向微程序控制模块发送取消写微程序RAM的功能的宏指令组UPG_WRDIS。
9.根据权利要求3所述的处理器微程序的初始化配置系统,其特征在于,
所述宏指令UPG_WREN、宏指令组UPG_WRA、宏指令组UPG_WRD、宏指令组UPG_WRDIS分别由一条或多条处理器保留指令构成。
10.根据权利要求9所述的处理器微程序的初始化配置系统,其特征在于,其还包括如下模块:
错误配置模块,用于在启动复位模块之前,在微程序ROM中加入一定量的错误微程序,所述错误微程序在不影响处理器对微程序控制模块的操作同时,使得处理器无法进行其他操作;
BIOS判断模块,用在启动程序搬运模块功能之后,启动处理器启动模块功能之前,运行基本输入输出系统BIOS,并反馈运行结果,根据反馈的运行结果判断BIOS是否为经过可信认证的BIOS;
错误修正模块,用于在BIOS不是经过可信认证的BIOS时,BIOS开始位置不存在修改错误微程序数据的程序,处理器无法正常运行,用于结束初始化配置;并用于在BIOS为经过可信认证的BIOS时,根据BIOS开始位置的修改微程序数据的程序来纠正错误微程序,并启动处理器启动模块的功能。
CN201410370611.5A 2014-07-31 2014-07-31 处理器微程序的初始化配置方法及系统 Active CN104156241B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410370611.5A CN104156241B (zh) 2014-07-31 2014-07-31 处理器微程序的初始化配置方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410370611.5A CN104156241B (zh) 2014-07-31 2014-07-31 处理器微程序的初始化配置方法及系统

Publications (2)

Publication Number Publication Date
CN104156241A true CN104156241A (zh) 2014-11-19
CN104156241B CN104156241B (zh) 2019-08-13

Family

ID=51881748

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410370611.5A Active CN104156241B (zh) 2014-07-31 2014-07-31 处理器微程序的初始化配置方法及系统

Country Status (1)

Country Link
CN (1) CN104156241B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106886425A (zh) * 2015-12-15 2017-06-23 西安富成防务科技有限公司 一种dsp启动方式的改进结构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1373872A (zh) * 1999-09-14 2002-10-09 高通股份有限公司 用于修改静态存储装置中微指令的方法和设备
CN101075184A (zh) * 2006-05-18 2007-11-21 中国科学院计算技术研究所 对预处理微指令发生异常多层嵌套进行处理的设备及方法
CN101196847A (zh) * 2006-12-08 2008-06-11 深圳艾科创新微电子有限公司 Cpu程序存储器自动维护的方法及硬件单元结构
CN101329622A (zh) * 2008-02-08 2008-12-24 威盛电子股份有限公司 微处理器以及宏指令执行方法
CN101930354A (zh) * 2009-07-28 2010-12-29 威盛电子股份有限公司 微处理器及其执行指令的方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1373872A (zh) * 1999-09-14 2002-10-09 高通股份有限公司 用于修改静态存储装置中微指令的方法和设备
CN101075184A (zh) * 2006-05-18 2007-11-21 中国科学院计算技术研究所 对预处理微指令发生异常多层嵌套进行处理的设备及方法
CN101196847A (zh) * 2006-12-08 2008-06-11 深圳艾科创新微电子有限公司 Cpu程序存储器自动维护的方法及硬件单元结构
CN101329622A (zh) * 2008-02-08 2008-12-24 威盛电子股份有限公司 微处理器以及宏指令执行方法
CN101930354A (zh) * 2009-07-28 2010-12-29 威盛电子股份有限公司 微处理器及其执行指令的方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106886425A (zh) * 2015-12-15 2017-06-23 西安富成防务科技有限公司 一种dsp启动方式的改进结构

Also Published As

Publication number Publication date
CN104156241B (zh) 2019-08-13

Similar Documents

Publication Publication Date Title
JP6318425B2 (ja) リードオンリメモリのブートコードパッチ
EP3356986B1 (en) Nand-based verified boot
CN102650947B (zh) 一种Android手持设备连续增量的空中升级方法
US8281229B2 (en) Firmware verification using system memory error check logic
US8856427B2 (en) Memory controller and non-volatile storage device
CN107704285B (zh) 现场可编程门阵列多版本配置芯片、系统和方法
JPH03240127A (ja) プログラム制御システム
CN104090788B (zh) 一种基于载荷的星载软件配置和运行方法及系统
CN107408090A (zh) 输入/输出控制器访问通道的动态配置
CN101501639A (zh) 快闪存储器存取电路
US11210173B2 (en) Fault tolerant device upgrade
CN103455750B (zh) 一种嵌入式设备的高安验证方法及装置
CN104484289A (zh) 一种基于扇区的嵌入式系统写保护的装置以及方法
US9652259B2 (en) Apparatus and method for managing register information in a processing system
CN101788916B (zh) 配置芯片的方法和装置
US9223697B2 (en) Computer reprogramming method, data storage medium and motor vehicle computer
CN104156241A (zh) 处理器微程序的初始化配置方法及系统
US11301566B2 (en) Firmware anti-rollback
CN102855162B (zh) 一种数据更新方法、数据更新系统及存储器
CN104461798A (zh) 一种用于处理器算术逻辑单元指令的随机数验证方法
TWI243994B (en) Method and apparatus for protecting a specific memory section
CN107480007B (zh) 一种程序冗余校验与纠错的方法
CN112068904A (zh) 一种芯片boot运行方法、装置及相关组件
CN108228525B (zh) 一种多核8051处理器soc的安全实现装置以及方法
TWI417888B (zh) An embedded chip system, a method for burning a wafer, and a computer program product

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 430000, No.1, Canglong North Road, Fenghuang Industrial Park, Donghu New Technology Development Zone, Wuhan City, Hubei Province

Patentee after: No. 709 Research Institute of China Shipbuilding Corp.

Address before: 430000, No.1, Canglong North Road, Fenghuang Industrial Park, Donghu New Technology Development Zone, Wuhan City, Hubei Province

Patentee before: NO.709 RESEARCH INSTITUTE OF CHINA SHIPBUILDING INDUSTRY Corp.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220801

Address after: 430000 No. 1 Baihe Road, Guandong Industrial Park, Donghu New Technology Development Zone, Wuhan City, Hubei Province

Patentee after: Wuhan lingjiu Microelectronics Co.,Ltd.

Address before: 430000, No.1, Canglong North Road, Fenghuang Industrial Park, Donghu New Technology Development Zone, Wuhan City, Hubei Province

Patentee before: No. 709 Research Institute of China Shipbuilding Corp.